加法器论文

  • 锅炉汽包水位控制的分析及应用论文_李倩

    锅炉汽包水位控制的分析及应用论文_李倩

    (中石油华东设计院有限公司电控室山东青岛266071)摘要:本文介绍了锅炉汽包水位的动态特性、控制任务以及单冲量、双冲量、三冲量控制方案的特点。关键词:汽包水位;动态特性;自动...
  • 基于嵌入式的数字时序分析装置论文_周澳琦 汪静宜 熊伟彬

    基于嵌入式的数字时序分析装置论文_周澳琦 汪静宜 熊伟彬

    (武汉东湖学院电子信息工程学院,武汉430212)摘要:本装置主要由STM32F1032ZT,FPGAEP4CE6F17C8N,加法器,积分电路,放大器,八选一开关,八进制计数...
  • 基于FPGA的数字滤波器的设计论文_汪发

    基于FPGA的数字滤波器的设计论文_汪发

    汪发安徽新华学院230081摘要:本文设计了一个有限长FIR数字低通滤波器,采样频率1MHz,截止频率100KHz,输入输出数据为8位。软件测试阶段中,滤波器的系数和函数类型可...
  • 一种定点运算部件的设计与实现

    一种定点运算部件的设计与实现

    葛亮[1]2002年在《一种定点运算部件的设计与实现》文中研究指明本文介绍了一种32位定点运算部件的设计方案和实现结果。该定点运算部件包括加法器、移位器、乘法器、除法器等部件。加法器使用先行进位技术加速进位链的传播,以四位的加法模块为基础,可以方便地构成16、32、64位的加法器。移位器包括逻辑和算...
  • 数字电路时滞可测试性设计研究

    数字电路时滞可测试性设计研究

    余小明[1]1998年在《数字电路时滞可测试性设计研究》文中指出对数字电路日趋提高的可靠性要求和高性能要求,使得人们不仅要保证数字电路逻辑功能的正确性,还要不断提高数字电路的逻辑运算速度。时滞测试是保证高速数字电路时间特性正确性的一项关键技术,因而越来越引起人们的重视。本文就数字电路的时滞可测性和可...